Инструкция обслуживания Cypress CY7C1546V18

28 страниц 0.7 mb
Скачать

Перейти на страницу of 28

Summary
  • Cypress CY7C1546V18 - page 1

    72-Mbit DDR-II+ SRAM 2-W ord Burst Architecture (2.0 Cycle Read Latency) CY7C1546V18, CY7C1557V18 CY7C1548V18, CY7C1550V18 Cypress Semiconductor Corpora tion • 198 Champion Court • San Jose , CA 95134-1709 • 408-943-2600 Document Number: 001-06550 Rev . *E Revised March 1 1, 2008 Features ■ 72-Mbit density (8M x 8, 8M x 9, 4M x 18, 2M x 36) ...

  • Cypress CY7C1546V18 - page 2

    CY7C1546V18, CY7C1557V18 CY7C1548V18, CY7C1550V18 Document Number: 001-06550 Rev . *E Page 2 of 28 Logic Block Diagram (CY7C1546V18) Logic Block Diagram (CY7C1557V18) CLK A (21:0) Gen. K K Control Logic Address Register Read Add. Decode Read Data Reg. R/W DQ [7:0] Output Logic Reg. Reg. Reg. 8 8 16 8 NWS [1:0] V REF Write Add. Decode 8 8 LD Control ...

  • Cypress CY7C1546V18 - page 3

    CY7C1546V18, CY7C1557V18 CY7C1548V18, CY7C1550V18 Document Number: 001-06550 Rev . *E Page 3 of 28 Logic Block Diagram (CY7C1548V18) Logic Block Diagram (CY7C1550V18) CLK A (20:0) Gen. K K Control Logic Address Register Read Add. Decode Read Data Reg. R/W DQ [17:0] Output Logic Reg. Reg. Reg. 18 18 36 18 BWS [1:0] V REF Write Add. Decode 18 18 LD C ...

  • Cypress CY7C1546V18 - page 4

    CY7C1546V18, CY7C1557V18 CY7C1548V18, CY7C1550V18 Document Number: 001-06550 Rev . *E Page 4 of 28 Pin Configuration The pin configuration for CY7C1546V18, CY7C 1557 V18, CY7C1548V18, and CY7C15 50V18 follow . [2] 165-Ball FBGA (15 x 17 x 1 .4 mm) Pinout CY7C1546V18 (8M x 8) 123456789 10 11 A CQ AA R / W NWS 1 K NC/144M LD AA C Q B NC NC NC A NC/28 ...

  • Cypress CY7C1546V18 - page 5

    CY7C1546V18, CY7C1557V18 CY7C1548V18, CY7C1550V18 Document Number: 001-06550 Rev . *E Page 5 of 28 CY7C1548V18 (4M x 1 8) 123456789 10 11 A CQ AA R / W BWS 1 K NC/14 4M LD AA C Q B NC DQ9 NC A NC/288M K BWS 0 AN C N C D Q 8 C NC NC NC V SS AN CA V SS NC DQ7 NC D NC NC DQ10 V SS V SS V SS V SS V SS NC NC NC E NC NC DQ1 1 V DDQ V SS V SS V SS V DDQ N ...

  • Cypress CY7C1546V18 - page 6

    CY7C1546V18, CY7C1557V18 CY7C1548V18, CY7C1550V18 Document Number: 001-06550 Rev . *E Page 6 of 28 Pin Definitions Pin Name IO Pin D escription DQ [x:0] Input and Output Synchronous Dat a Input or Output Signals . Inputs are sampled on the rising edge of K and K clocks during valid write operations. These pins dri ve out the requested data during a ...

  • Cypress CY7C1546V18 - page 7

    CY7C1546V18, CY7C1557V18 CY7C1548V18, CY7C1550V18 Document Number: 001-06550 Rev . *E Page 7 of 28 ZQ Input Output Impe dance Matchin g Input . This input is used to tune the device out puts to the system data bus impedance. CQ, CQ , and Q [x:0] output impedance are set to 0.2 x R Q, where RQ is a resistor connected between ZQ an d ground. Altern a ...

  • Cypress CY7C1546V18 - page 8

    CY7C1546V18, CY7C1557V18 CY7C1548V18, CY7C1550V18 Document Number: 001-06550 Rev . *E Page 8 of 28 Functional Overview The CY7C1546V18, CY7C1557V18, CY7C1 548V18, and CY7C1550V18 are synchronous pipelined Burst SRAMs equipped with a DDR interface. Accesses are initiated on the ri sing edge of the positive input clock (K). All synchronous input and ...

  • Cypress CY7C1546V18 - page 9

    CY7C1546V18, CY7C1557V18 CY7C1548V18, CY7C1550V18 Document Number: 001-06550 Rev . *E Page 9 of 28 Echo Clocks Echo clocks are provided on the DDR- II+ to simplify data capture on high-speed systems. T wo echo clocks ar e generated by the DDR-II+. CQ is referenced with respect to K a nd CQ is refer- enced with respect to K . These are free-running ...

  • Cypress CY7C1546V18 - page 10

    CY7C1546V18, CY7C1557V18 CY7C1548V18, CY7C1550V18 Document Number: 001-06550 Rev . *E Page 10 of 28 T ruth T able The truth table for CY7C1546V18, CY7C1557V18, CY7C1548V18, and CY7C1550V18 follows. [3, 4, 5, 6, 7, 8] Operation K LD R/W DQ DQ Write Cycle: Load address; wait one cycle; input write data on consecutive K and K rising edges. L-H L L D(A ...

  • Cypress CY7C1546V18 - page 11

    CY7C1546V18, CY7C1557V18 CY7C1548V18, CY7C1550V18 Document Number: 001-06550 Rev . *E Page 1 1 of 28 Write Cycle Descriptions The write cycle description t able for CY7C1 557V18 follows. [3, 9] BWS 0 K K Comments L L–H – During the data portion of a write sequence, th e single byte (D [8:0] ) is written into the device. L – L–H During the d ...

  • Cypress CY7C1546V18 - page 12

    CY7C1546V18, CY7C1557V18 CY7C1548V18, CY7C1550V18 Document Number: 001-06550 Rev . *E Page 12 of 28 IEEE 1 149.1 Serial Boundary Scan (JT AG) These SRAMs incorporate a serial boundary scan T est Access Port (T AP) in the FBGA p ackage. This part is fully comp liant with IEEE S tandard #1 149.1-2001. The T AP operates usin g JEDEC standard 1.8V IO l ...

  • Cypress CY7C1546V18 - page 13

    CY7C1546V18, CY7C1557V18 CY7C1548V18, CY7C1550V18 Document Number: 001-06550 Rev . *E Page 13 of 28 IDCODE The IDCODE instruction loads a vendor-specific, 32-bi t code into the instruction re gister . It also places the instruction register between the TDI and TDO pins and shifts the IDCODE out of the device when the T AP controller enters the Shif ...

  • Cypress CY7C1546V18 - page 14

    CY7C1546V18, CY7C1557V18 CY7C1548V18, CY7C1550V18 Document Number: 001-06550 Rev . *E Page 14 of 28 T AP Controller St ate Diagram The state diagram for the T AP controller follows. [10] TEST -LOGIC RESET TEST -LOG IC/ IDLE SELECT DR-SCAN CAPTURE-DR SHIFT -DR EXIT1-DR P AUSE-DR EXIT2-DR UPDA TE-DR 1 0 1 1 0 1 0 1 0 0 0 1 1 1 0 1 0 1 0 0 0 1 0 1 1 0 ...

  • Cypress CY7C1546V18 - page 15

    CY7C1546V18, CY7C1557V18 CY7C1548V18, CY7C1550V18 Document Number: 001-06550 Rev . *E Page 15 of 28 T AP Controller Block Diagram T AP Electrical Characteristics Over the Operating Range [1 1, 12, 13] Parameter Description T est Conditions Min Max Unit V OH1 Output HIGH V oltage I OH = − 2.0 mA 1.4 V V OH2 Output HIGH V oltage I OH = − 100 μ A ...

  • Cypress CY7C1546V18 - page 16

    CY7C1546V18, CY7C1557V18 CY7C1548V18, CY7C1550V18 Document Number: 001-06550 Rev . *E Page 16 of 28 T AP AC Switching Characteristics Over the Operating Range [12, 14] Parameter Description Min Max Unit t TCYC TCK Clock Cycle Time 50 ns t TF TCK Clock Frequency 20 MHz t TH TCK Clock HIGH 20 ns t TL TCK Clock LOW 20 ns Setup Times t TMSS TMS Setup t ...

  • Cypress CY7C1546V18 - page 17

    CY7C1546V18, CY7C1557V18 CY7C1548V18, CY7C1550V18 Document Number: 001-06550 Rev . *E Page 17 of 28 Identification R egi ster Definitions Instruction Field Va l u e Description CY7C1546V18 CY7C1557V18 C Y7C1548V18 CY7C15 50V18 Revision Numb er (31:29) 000 000 000 000 V ersio n number . Cypress Device ID (28:12) 1 1 0101 1 1 100000 100 1 10101 1 1 1 ...

  • Cypress CY7C1546V18 - page 18

    CY7C1546V18, CY7C1557V18 CY7C1548V18, CY7C1550V18 Document Number: 001-06550 Rev . *E Page 18 of 28 Boundary Scan Order Bit Number Bump ID Bit Number Bump ID Bit Number Bump ID Bit Number Bump ID 0 6R 2 8 10G 56 6A 84 1J 1 6 P2 9 9 G 5 7 5 B8 5 2 J 2 6N 30 1 1F 58 5A 86 3K 3 7P 31 1 1G 59 4A 87 3J 4 7 N3 2 9 F 6 0 5 C8 8 2 K 5 7R 33 10F 61 4B 89 1K ...

  • Cypress CY7C1546V18 - page 19

    CY7C1546V18, CY7C1557V18 CY7C1548V18, CY7C1550V18 Document Number: 001-06550 Rev . *E Page 19 of 28 Power Up Sequence in DDR-II+ SRAM DDR-II+ SRAMs must be powered up and i nitialized in a predefined manner to prevent unde fined operations. During power up, when the DOFF is tied HIGH, the DLL is locked a fter 2048 cycles of st able clock. Power Up ...

  • Cypress CY7C1546V18 - page 20

    CY7C1546V18, CY7C1557V18 CY7C1548V18, CY7C1550V18 Document Number: 001-06550 Rev . *E Page 20 of 28 Maximum Ratings Exceeding maximum ratin gs may impair the useful life o f the device. These user guidelines are not teste d. S torage T emperature .............................. ... –65°C to +150°C Ambient T emperature with Powe r Applied.. –55 ...

  • Cypress CY7C1546V18 - page 21

    CY7C1546V18, CY7C1557V18 CY7C1548V18, CY7C1550V18 Document Number: 001-06550 Rev . *E Page 21 of 28 I SB1 Automatic Power down Current Max V DD , Both Ports Deselected, V IN ≥ V IH or V IN ≤ V IL f = f MAX = 1/t CYC , Inputs S tatic 375MHz (x8) 525 mA (x9) 525 (x18) 525 (x36) 525 333MHz (x8) 500 mA (x9) 500 (x18) 500 (x36) 500 300MHz (x8) 450 m ...

  • Cypress CY7C1546V18 - page 22

    CY7C1546V18, CY7C1557V18 CY7C1548V18, CY7C1550V18 Document Number: 001-06550 Rev . *E Page 22 of 28 AC T est Loads and W aveforms Figure 4. AC T est Loads and Waveforms 1.25V 0.25V R = 50 Ω 5p F INCLUDING JIG AND SCOPE ALL INPUT PULSES Device R L = 50 Ω Z 0 = 50 Ω V REF = 0.75V V REF = 0.75V [21] 0.75V Under Te s t 0.75V Device Under Te s t OUTP ...

  • Cypress CY7C1546V18 - page 23

    CY7C1546V18, CY7C1557V18 CY7C1548V18, CY7C1550V18 Document Number: 001-06550 Rev . *E Page 23 of 28 Switching Characteristics Over the Operating Range [21, 22] Cypress Parameter Consor tium Parameter Description 375 MHz 333 MHz 300 MHz Unit Min Max Min Max Min Max t POWER V DD (T ypical) to the First Access [23] 1–1–1– m s t CYC t KHKH K Cloc ...

  • Cypress CY7C1546V18 - page 24

    CY7C1546V18, CY7C1557V18 CY7C1548V18, CY7C1550V18 Document Number: 001-06550 Rev . *E Page 24 of 28 Switching W aveforms Read/Writ e/Deselect Sequence [29, 30, 31, 32] Figure 5. W aveform for 2.0 Cycle Read L atency DON’ T CARE UNDEFINED 1 2 3 4 5 6 7 8 9 10 READ READ READ NOP WRITE WRITE t NOP 11 K K LD R/W A t KH t KL t CYC t HC t SA t HA SC A0 ...

  • Cypress CY7C1546V18 - page 25

    CY7C1546V18, CY7C1557V18 CY7C1548V18, CY7C1550V18 Document Number: 001-06550 Rev . *E Page 25 of 28 Ordering Information Not all of the speed, package, and tem perature ranges are available. Contact your local sales represe ntative or visit www .cypress.com for actual products offered. Spee d (MHz) Ordering Code Package Diagram Package T ype Operat ...

  • Cypress CY7C1546V18 - page 26

    CY7C1546V18, CY7C1557V18 CY7C1548V18, CY7C1550V18 Document Number: 001-06550 Rev . *E Page 26 of 28 300 CY7C1546V18-300BZC 51-85195 165-Ball Fine Pi tch Ball Grid Array (15 x 17 x 1.4 mm) Commercial CY7C1557V18-300BZC CY7C1548V18-300BZC CY7C1550V18-300BZC CY7C1546V18-300BZXC 51-85195 165-Ball Fine Pi tch Ball Grid Array (15 x 17 x 1.4 mm) Pb-Free C ...

  • Cypress CY7C1546V18 - page 27

    CY7C1546V18, CY7C1557V18 CY7C1548V18, CY7C1550V18 Document Number: 001-06550 Rev . *E Page 27 of 28 Package Diagram Figure 6. 165-Ball FBGA (15 x 17 x 1.4 mm) !  0).#/2.%2 ¼ ¼   8  ...

  • Cypress CY7C1546V18 - page 28

    Document Number: 001-06550 Rev . *E Revised March 1 1, 2008 Page 28 of 28 QDR RAMs an d Quad Data R ate RAMs comprise a new family o f products devel oped by Cypress, IDT , NEC, Renesas, and Samsung. All pr oduct and comp any names ment ioned in this do cument are the tr ad emarks of their respe ctive hold ers. CY7C1546V18, CY7C1557V18 CY7C1548V18, ...

Производитель Cypress Категория Computer Hardware

Документы, которые мы получаем от производителя устройства Cypress CY7C1546V18 мы можем разделить на несколько групп. Это в частности:
- технические чертежи Cypress
- инструкции обслуживания CY7C1546V18
- паспорта изделия Cypress
- информационные брошюры
- энергетические этикетки Cypress CY7C1546V18
Все из них важны, однако самую важную информацию с точки зрения пользователя мы найдем в инструкции обслуживания Cypress CY7C1546V18.

Группа документов, определяемая как инструкции обслуживания, делится также на более подробные типы, такие как: Инструкции монтажа Cypress CY7C1546V18, инструкции обслуживания, короткие инструкции или инструкции пользователя Cypress CY7C1546V18. В зависимости от потребностей, Вам необходимо поискать требуемый документ. На нашем сайте Вы можете просмотреть самую популярную инструкцию использования изделия Cypress CY7C1546V18.

Похожие инструкции обслуживания

Полная инструкция обслуживания устройства Cypress CY7C1546V18, как должна выглядеть?
Инструкция обслуживания, определяемая также как пособие пользователя, или просто "руководство" - это технический документ, цель которого заключается в использовании Cypress CY7C1546V18 пользователями. Инструкции пишет, как правило технический писатель, языком, доступным для всех пользователей Cypress CY7C1546V18.

Полная инструкция обслуживания Cypress, должна заключать несколько основных элементов. Часть из них менее важная, как например: обложка / титульный лист или авторские страницы. Однако остальная часть, должна дать нам важную с точки зрения пользователя информацию.

1. Вступление и рекомендации, как пользоваться инструкцией Cypress CY7C1546V18 - В начале каждой инструкции, необходимо найти указания, как пользоваться данным пособием. Здесь должна находится информация, касающаяся местонахождения содержания Cypress CY7C1546V18, FAQ и самых распространенных проблем - то есть мест, которые чаще всего ищут пользователи в каждой инструкции обслуживания
2. Содержание - индекс всех советов, касающихся Cypress CY7C1546V18, которое найдем в данном документе
3. Советы по использованию основных функций устройства Cypress CY7C1546V18 - которые должны облегчить нам первые шаги во время использования Cypress CY7C1546V18
4. Troubleshooting - систематизированный ряд действия, который поможет нам диагностировать а в дальнейшем очередность решения важнейших проблем Cypress CY7C1546V18
5. FAQ - чаще всего задаваемые вопросы
6. Контактные данные Информация о том, где искать контактные данные производителя / сервисного центра Cypress CY7C1546V18 в данной стране, если самостоятельно не получится решить проблему.

У вас вопрос, касающийся Cypress CY7C1546V18?

Воспользуйтесь формуляром, находящимся ниже

Если с помощью найденной инструкции Вы не решили свою проблему с Cypress CY7C1546V18, задайте вопрос, заполнив следующий формуляр. Если у какого то из пользователей была похожая проблема с Cypress CY7C1546V18 со всей вероятностью он захочет поделиться методом ее решения.

Перепишите текст с картинки

Комментарии (0)