Cypress CY7C1217Hの取扱説明書

16ページ 0.37 mb
ダウンロード

ページに移動 of 16

Summary
  • Cypress CY7C1217H - page 1

    CY7C1217H 1-Mbit (32K x 36) Flow-Through Sync SRAM Cypress Semiconductor Corpora tion • 198 Champion Cou rt • San Jose , CA 95134-1 709 • 408-943-2 600 Document #: 38-05670 Rev . *B Revised July 6, 2006 Features • 32K x 36 common I/O • 3.3V core power supply (V DD ) • 2.5V/3.3V I/O power supply (V DDQ ) • Fast clock-to-output times ? ...

  • Cypress CY7C1217H - page 2

    CY7C1217H Document #: 38-05670 Rev . *B Page 2 of 16 Logic Block Diagram ADDRESS REGISTER BURST COUNTER AND LOGIC CLR Q1 Q0 ENABLE REGISTER SENSE AMPS OUTPUT BUFFERS INPUT REGISTERS MEMORY ARRAY MODE A [1:0] ZZ DQ s DQP A DQP B DQP C DQP D A 0, A1, A ADV CLK ADSP ADSC BW D BW C BW B BW A BWE CE1 CE2 CE3 OE GW SLEEP CONTROL DQ A , DQP A BYTE WRITE R ...

  • Cypress CY7C1217H - page 3

    CY7C1217H Document #: 38-05670 Rev . *B Page 3 of 16 Pin Configuration 100-Pin TQFP A A A A A 1 A 0 NC/72M NC/36M V SS V DD NC/9M A A A A A NC/4M DQP B DQ B V DDQ V SSQ DQ B DQ B DQ B DQ B V SSQ V DDQ DQ B DQ B V SS NC V DD DQ A DQ A V DDQ V SSQ DQ A DQ A DQ A DQ A V SSQ V DDQ DQ A DQ A DQP A DQP C DQ C DQ C V DDQ V SSQ DQ C DQ C DQ C DQ C V SSQ V ...

  • Cypress CY7C1217H - page 4

    CY7C1217H Document #: 38-05670 Rev . *B Page 4 of 16 Pin Descriptions Name I/O Description A0, A1, A Input- Synchronous Address Inputs used to select one of the 32K address location s. Sampled at the rising edge of the CL K if ADSP or ADSC is active LOW , and CE 1 , CE 2 , and CE 3 are sampled active. A [1:0] feed the 2-bit counter . BW A , BW B BW ...

  • Cypress CY7C1217H - page 5

    CY7C1217H Document #: 38-05670 Rev . *B Page 5 of 16 Functional Overview All synchronous inputs pass through input registers controlled by the rising edge o f the clock. Maximum access delay from the clock rise (t CDV ) is 6.5 ns (133-MHz device). The CY7C1217H supports secondary cache in systems utilizing either a linear or interleaved burst sequ ...

  • Cypress CY7C1217H - page 6

    CY7C1217H Document #: 38-05670 Rev . *B Page 6 of 16 ZZ Mode Electrical Characteristics Parameter Description T est Conditions Min. Max. U nit I DDZZ Sleep mode standby current ZZ > V DD – 0.2V 40 mA t ZZS Device operation to ZZ ZZ > V DD – 0.2V 2t CYC ns t ZZREC ZZ recovery time ZZ < 0.2V 2t CY C ns t ZZI ZZ Active to sleep current Th ...

  • Cypress CY7C1217H - page 7

    CY7C1217H Document #: 38-05670 Rev . *B Page 7 of 16 T ruth T able for Read/W rite [2, 3] Function GW BWE BW D BW C BW B BW A R e a d H HXXXX R e a d H L HHHH Write Byte (A, DQP A ) H L HHH L Write Byte (B, DQP B )H L H H L H Write Bytes (B, A, DQP A , DQP B )H L H H L L Write Byte (C, DQP C ) HLHLH H Write Bytes (C, A, DQP C , DQP A ) HLHLHL Write ...

  • Cypress CY7C1217H - page 8

    CY7C1217H Document #: 38-05670 Rev . *B Page 8 of 16 Maximum Ratings (Above which the useful life may be impaired. For user guide- lines, not tested.) S torage T emperature ............. ... ... ... ... ....... –65 ° C to + 150 ° C Ambient T e mperature with Power Applied ........ ... ... ... ........... ... ... ... ....... –55 ° C to + 125 ...

  • Cypress CY7C1217H - page 9

    CY7C1217H Document #: 38-05670 Rev . *B Page 9 of 16 Cap acit ance [9] Parameter Description T est Co nditions 100 TQFP Max. Unit C IN Input Capacit ance T A = 25 ° C, f = 1 MHz, V DD = 3.3V . V DDQ = 2.5V 5p F C CLK Clock Input Capacit ance 5 pF C I/O Input/Output Capacit ance 5 pF Thermal Resist ance [9] Parameter Descrip tio n T est Co nditions ...

  • Cypress CY7C1217H - page 10

    CY7C1217H Document #: 38-05670 Rev . *B Page 10 of 16 Switching Characteristics Over the Operating Range [10, 1 1] Parameter Description 133 MHz 100 MHz Unit Min. Max. Min. Max. t POWER V DD (T ypical) to the First Access [12] 11 m s Clock t CYC Clock Cycle T ime 7.5 10 ns t CH Clock HIGH 2.5 4.0 ns t CL Clock LOW 2.5 4.0 ns Output Times t CDV Dat ...

  • Cypress CY7C1217H - page 11

    CY7C1217H Document #: 38-05670 Rev . *B Page 1 1 of 16 Timing Diagrams Read Cycle Timing [16] Note: 16. On this diagram, when CE is L OW, CE 1 is LOW , CE 2 is HIGH and CE 3 is LOW. When CE is HIGH, CE 1 is HIGH or CE 2 is LOW or CE 3 is HIGH. t CYC t CL CLK t ADH t ADS ADDRESS t CH t AH t AS A1 t CEH t CES Data Out (Q) High-Z t CLZ t DOH t CDV t O ...

  • Cypress CY7C1217H - page 12

    CY7C1217H Document #: 38-05670 Rev . *B Page 12 of 16 Write Cycle T iming [16, 17] Note: 17. Full width Write can be initiated b y either GW LOW; or by GW HIGH, BWE LOW and BW [A:D] LOW. Timing Diagrams (continued) t CYC t CL CLK t ADH t ADS ADDRESS t CH t AH t AS A1 t CEH t CES High-Z BURST READ BURST WRITE D(A2) D(A2 + 1) D(A2 + 1) D(A1) D(A3) D( ...

  • Cypress CY7C1217H - page 13

    CY7C1217H Document #: 38-05670 Rev . *B Page 13 of 16 Read/Write T iming [16, 18, 19] Notes: 18. The data bus (Q) remains in High-Z following a Write cycle unless an ADS P , ADSC , or ADV cycle is performed. 19. GW is HIGH. Timing Diagrams (continued) t CYC t CL CLK t ADH t ADS ADDRESS t CH t AH t AS A2 t CEH t CES Single WRITE D(A3) A3 A4 BURST RE ...

  • Cypress CY7C1217H - page 14

    CY7C1217H Document #: 38-05670 Rev . *B Page 14 of 16 ZZ Mode T iming [20, 21] Notes: 20. Device must be deselected when ente ring ZZ mode. See Cycle Descr iptions t ab le for all possible signal conditi ons to deselect the device. 21. DQs are in High-Z when exiting ZZ sleep mode. Timing Diagrams (continued) t ZZ I SUPPLY CLK ZZ t ZZREC A LL INPUTS ...

  • Cypress CY7C1217H - page 15

    CY7C1217H Document #: 38-05670 Rev . *B Page 15 of 16 © Cypress Semi con duct or Cor po rati on , 20 06 . The information con t a in ed he re i n is su bject to change wi t hou t n oti ce. C ypr ess S em ic onduct or Corporation assumes no resp onsibility f or the u se of any circuitry o ther than circui try embodied i n a Cypress prod uct. Nor do ...

  • Cypress CY7C1217H - page 16

    CY7C1217H Document #: 38-05670 Rev . *B Page 16 of 16 Document History Page Document Title: CY7C1217H 1-Mbit (32K x 36) Flow-Through Sync SRAM Document Number: 38 -05670 REV . ECN NO. Issue Date Orig. of Change Description of Change ** 345879 See ECN PCI New Data Sheet *A 430677 See ECN NXR Changed ad dress of Cypress Semi conductor Corporation on ...

メーカー Cypress カテゴリー Computer Hardware

Cypress CY7C1217Hのメーカーから受け取ることができるドキュメントは、いくつかのグループに分けられます。その一部は次の通りです:
- #BRANDの図面#
- CY7C1217Hの取扱説明書
- Cypressの製品カード
- パンフレット
- またはCypress CY7C1217Hの消費電力シール
それらは全部重要ですが、デバイス使用の観点から最も重要な情報は、Cypress CY7C1217Hの取扱説明書に含まれています。

取扱説明書と呼ばれる文書のグループは、Cypress CY7C1217Hの取り付け説明書、サービスマニュアル、簡易説明書、またはCypress CY7C1217Hのユーザーマニュアル等、より具体的なカテゴリーに分類されます。ご必要に応じてドキュメントを検索しましょう。私たちのウェブサイトでは、Cypress CY7C1217Hの製品を使用するにあたって最も人気のある説明書を閲覧できます。

関連する取扱説明書

Cypress CY7C1217Hデバイスの取扱説明書はどのようなものですか?
取扱説明書は、ユーザーマニュアル又は単に「マニュアル」とも呼ばれ、ユーザーがCypress CY7C1217Hを使用するのを助ける技術的文書のことです。説明書は通常、全てのCypress CY7C1217Hユーザーが容易に理解できる文章にて書かれており、その作成者はその分野の専門家です。

Cypressの取扱説明書には、基本的な要素が記載されているはずです。その一部は、カバー/タイトルページ、著作権ページ等、比較的重要度の低いものです。ですが、その他の部分には、ユーザーにとって重要な情報が記載されているはずです。

1. Cypress CY7C1217Hの説明書の概要と使用方法。説明書にはまず、その閲覧方法に関する手引きが書かれているはずです。そこにははCypress CY7C1217Hの目次に関する情報やよくある質問、最も一般的な問題に関する情報を見つけられるはずです。つまり、それらはユーザーが取扱説明書に最も期待する情報なのです。
2. 目次。Cypress CY7C1217Hに関してこのドキュメントで見つけることができる全てのヒントの目次
3. Cypress CY7C1217Hデバイスの基本機能を使うにあたってのヒント。 Cypress CY7C1217Hのユーザーが使い始めるのを助けてくれるはずです。
4. トラブルシューティング。Cypress CY7C1217Hに関する最も重要な問題を診断し、解決するために役立つ体系化された手続き
5. FAQ。よくある質問
6. 連絡先。一人では問題を解決できない場合に、その国におけるCypress CY7C1217Hのメーカー/サービスへの連絡先に関する情報。

Cypress CY7C1217Hについてご質問がありますか?

次のフォームを使用してください

見つけた説明書を読んでもCypress CY7C1217Hの問題を解決できない場合、下記のフォームを使用して質問をしましょう。ユーザーのどなたかがCypress CY7C1217Hで同様の問題を抱えていた場合、その解決方法を共有したいと考えるかもしれません。

画像のテキストを入力してください

コメント (0)